Research Hub

대학 자원

대학 인프라와 자원을 공유해 공동 연구와 기술 활용을 지원합니다.

Loading...

특허 리스트

부분 곱 감소를 이용한 고집적·저전력·고속 근사 곱셈기

구분 특허/실용/디자인/상표
특허등록일자 2025-03-25
취득구분 등록
기술분류 전기/전자
지식재산유형 국내출원
등록번호(특허) 10-2787990
출원(등록)번호 10-2023-0098022
출원형태 단독출원
발명자수 2
DOI 값
주요내용
특허 이미지

본 발명은 효율적인 부분 곱 감소를 이용한 고집적・저전력・고속 근사 곱셈기에 관한 것이다. 근사 컴퓨팅은 정확한 결과 대신에 허용 가능한 정도의 부정확한 결과를 도출하는 연산 기법이다. 근사 곱셈은 고성능, 저전력 컴퓨팅을 위한 근사 컴퓨팅 방식 중 하나이다. 본 발명에서는 근사 4-2 compressor와 개선된 전가산기를 사용하여 고집적・저전력・고속 근사 곱셈기를 제안하였다. 근사 4-2 compressor를 사용한 근사 곱셈기는 정확, 근사, 상수 수정 영역의 3개 영역으로 구성되어 있으며, 효율적인 부분 곱 감소 방식을 적용하여 각 영역의 크기를 조절하면서 성능을 비교하였다. 제안한 근사 곱셈기는 Verilog HDL로 설계하였고, 25nm CMOS 공정에서 Synopsys Design Compiler(DC)를 이용하여 면적, 전력, 지연시간을 분석하였으며, 기존의 근사 곱셈기에 비해 면적을 10.47%, 전력을 26.11%, 지연시간을 13% 줄였다.

발명자 정보

이름 소속
김대익 전남대학교 전자통신공학과