Loading...
2017
메모리 소자의 셀 커패시턴스에 미치는 공정 파라미터 해석
Analysis of Process Parameters on Cell Capacitances of Memory Devices
한국전자통신학회
정윤근, 정양희, 강성준
논문정보
- Publisher
- 한국전자통신학회 논문지
- Issue Date
- 2017-10-31
- Keywords
- -
- Citation
- -
- Source
- -
- Journal Title
- -
- Volume
- 12
- Number
- 05
- Start Page
- 791
- End Page
- 796
- DOI
- ISSN
- 19758170
Abstract
본 연구에서는 DRAM 커패시터의 유전막 박막화를 위한 Load Lock(L/L) LPCVD 시스템을 이용한 적층형 커패시터의 제조 공정이 셀 커패시턴스에 미치는 영향을 조사하였다. 그 결과 기존의 non-L/L 장치에 비하여 약 6Å의 산화막 유효두께의 저감으로 커패시턴스로 환산 시 약 3-4 fF의 차이가 나타남을 확인할 수 있었다. 또한 절연막으로써 질화막 두께의 측정 범위가 정상적인 관리 범위의 분포임에도 불구하고 Cs는 계산치보다 약 3∼6 fF 정도 낮은 것으로 확인되었다. 이는 node poly FI CD가 spec 상한치로 관리되어 셀 표면적의 감소를 초래하였고 이는 약 2fF의 Cs 저하를 나타내었다. 따라서 안정적인 Cs의 확보를 위해서는 절연막의 두께 및 CD 관리를 spec 중심값의 10 % 이내로 관리할 필요가 있음을 확인하였다.
- 전남대학교
- KCI
- 한국전자통신학회 논문지
저자 정보
| 이름 | 소속 |
|---|---|
| 정윤근 | 기계설계공학과 |
| 정양희 | 전기컴퓨터공학부 |
| 강성준 | 전기컴퓨터공학부 |