Loading...
2023
BCAT구조 DRAM의 패싱 워드 라인 유도 누설전류 분석
한국전기전자학회
이명진 외 10명
논문정보
- Publisher
- 전기전자학회논문지
- Issue Date
- 2023-12-31
- Keywords
- -
- Citation
- -
- Source
- -
- Journal Title
- -
- Volume
- 27
- Number
- 4
- Start Page
- 644
- End Page
- 649
- DOI
- ISSN
- 12267244
Abstract
DRAM(Dynamic Random Access Memory) 스케일링 과정에서 발생하는 셀간 거리의 감소에 따라 STI(Shallow TrenchIsolation)두께 감소는 문턱이하 누설이 증가되는 패싱워드라인 효과를 유발한다. 인접한 패싱워드라인에 인가된 전압으로 인한 문턱이하누설 전류의 증가는 데이터 보존시간에 영향을 주며, 리프레시의 동작 횟수가 증가되어 DRAM의 소비 전력을 증가시키는 요인이 된다. 본 논문에서는 TCAD Simulation을 통해 패싱워드라인 효과에 대한 원인을 확인한다. 결과적으로, 패싱워드라인 효과가 발생하는 DRAM 동작상황을 확인하고, 이때 패싱워드라인 효과로 인해 전체 누설전류의 원인에 따른 비중이 달라지는 것을 확인하였다. 이를 통해, GIDL(Gate Induced Drain Leakage)에 의한 누설전류뿐만 아니라 문턱이하 누설전류를 고려의 필요성을확인하며 이에 따른 DRAM 구조의 개선 방향의 지침이 될 수 있다.
- 전남대학교
- KCI
- 전기전자학회논문지
저자 정보
| 이름 | 소속 |
|---|---|
| 이명진 | 지능전자컴퓨터공학과 |